Low Voltage Differential Signaling

Low Voltage Differential Signaling

Low Voltage Differential Signaling (qu'on pourrait traduire mot-à-mot par « transmission différentielle basse-tension »), abrégé en LVDS, est une norme de transmission de signaux électriques à une fréquence élevée (typiquement plusieurs centaines de megahertz) sur une ligne symétrique, de type transmission différentielle.

Sommaire

Origine

À l'inverse du LVDS, les normes de transmissions électriques telles que Transistor-Transistor logic (TTL) et Complementary metal oxide semi-conductor (CMOS) (ainsi que leurs déclinaisons basse-tension LVTTL et LVCMOS), sont dites asymétriques : elles utilisent la tension électrique entre un point donné et la masse à un moment donné comme élément d'information.

Bien que simple à mettre en œuvre, les normes de signalisation asymétriques ne sont pas adaptées à la transmission de signaux à fréquence élevée. Principalement en cause sont la vitesse de balayage très élevée qui serait alors nécessaire lors de la transition entre niveaux logiques, ainsi que les réflexions de signaux électriques provoqués par l'absence d'adaptation d'impédance. La seule solution pour atteindre un débit binaire élevé avec des normes de signalisation asymétrique consiste à mettre en parallèle plusieurs voies, avec les contraintes en termes de coût de fabrication et d'intégration.

Description

Le LVDS étant une norme de signalisation différentielle, elle se base sur la valeur de tension aux bornes d'une résistance de 100 ohms placée au niveau du récepteur (voire même intégrée). La ligne de transmission ainsi formée à l'avantage d'être bien plus immune au bruit électrique et permet de travailler avec une plage de tension différentielle bien plus faible, d'où une capacité à monter bien plus haut en fréquence.

L'émetteur, au moyen d'un pont en H, impose la polarité du courant qui est, selon la loi d'Ohm, transformé en tension en traversant une résistance située au niveau du récepteur. En comparant la différence de potentiel entre les bornes de cette résistance, le récepteur est en mesure de déterminer la polarité du courant imposée par l'émetteur, et par conséquent l'information.

La norme LVDS spécifie une valeur du courant égale à +3,5 et -3,5 milliampères, et une résistance aux bornes du récepteur de 100 ohms, d'où une différence de potentiel de 350 millivolts aux bornes de la résistance.

Applications

Le LVDS est couramment utilisé lorsqu'il est nécessaire d'interconnecter des composants électroniques de provenance différentes avec un débit de données élevé.

  • Les dalles d'affichage des ordinateurs portables, type LCD, sont généralement connectées au contrôleur graphique via un agrégat de liens en LVDS .
  • Certains convertisseurs analogique-numérique à haut débit utilisent une interface LVDS pour simplifier leur raccordement à des FPGA ou ASIC.


Liens externes


Wikimedia Foundation. 2010.

Contenu soumis à la licence CC-BY-SA. Source : Article Low Voltage Differential Signaling de Wikipédia en français (auteurs)

Игры ⚽ Нужна курсовая?

Regardez d'autres dictionnaires:

  • Low-voltage differential signaling — Low voltage differential signaling, or LVDS, is an electrical signaling system that can run at very high speeds over inexpensive twisted pair copper cables. It was introduced in 1994, and has since become very popular in computers, where it forms …   Wikipedia

  • Low Voltage Differential Signaling — Bei dem englischen Begriff Low Voltage Differential Signaling (LVDS) handelt es sich um einen Schnittstellen Standard für Hochgeschwindigkeits Datenübertragung. LVDS ist standardisiert nach ANSI/TIA/EIA 644 1995. Er beschreibt die physikalische… …   Deutsch Wikipedia

  • Low Voltage Differential System — LVDS ist eine Abkürzung für Low Voltage Differential Signaling. Es handelt sich um einen Schnittstellen Standard für Hochgeschwindigkeits Datenübertragung. LVDS ist standardisiert nach ANSI/TIA/EIA 644 1995. Er beschreibt die physikalische… …   Deutsch Wikipedia

  • Low-voltage positive emitter-coupled logic — Low voltage positive emitter coupled logic, or LVPECL, is a power optimized version of the Positive emitter coupled logic (PECL) technology, requiring a positive 3.3V instead of 5V supply. LVPECL is a differential signaling system and mainly used …   Wikipedia

  • Differential signaling — This article is about electric signals via wires. For an immunological model attempting to explain how T cells survive selection during maturation, see Differential Signaling Hypothesis. Differential signaling is a method of transmitting… …   Wikipedia

  • Transition Minimized Differential Signaling — (TMDS) is a technology for transmitting high speed serial data and is used by the DVI and HDMI video interfaces, as well as other digital communication interfaces. It replaces RAMDAC, used in analog VGA video interface.The transmitter… …   Wikipedia

  • Differential TTL — is a type of binary electrical signaling based on the TTL (transistor transistor logic) standard. Normal TTL signals are single ended, which means that each signal consists of a voltage on one wire, referenced to a system ground. The low voltage… …   Wikipedia

  • Low-power electronics — means that the consumption of electric power is deliberately low, e.g. notebook processors. Electronics The density and speed of integrated circuit computing elements has increased roughly exponentially for a period of several decades, following… …   Wikipedia

  • Differential pair — A differential pair is a pair of conductors used for differential signaling. Differential pairs are usually found on a printed circuit board, in cables (twisted pair cables, ribbon cables), and in connectors. The term can also refer to a pair of… …   Wikipedia

  • LVDS — Low Voltage Differential Signaling …   Acronyms

Share the article and excerpts

Direct link
Do a right-click on the link above
and select “Copy Link”